Aceasta schema de egalizor stereo este construita cu amplificatorul operational TL072 si realizeaza o amplificare sau o atenuare a fiecarui domeniu de frecvena cu circa 13dB.
Cand toate cele cinci potentiometre P1 + P5 sunt reglate pe pozitiile de mijloc, vom obtine un palier virtual al raspunsului in frecventa (0 dB). Intreg domeniul controlat de montaj este de circa 33 dB.
. Raportul semnal/zgomot este de peste 90 dB, pentru un semnal de intrare cu amplitudinea de 1 V.
Rezistenta totala a bobinei si rezistoarelor inseriate din fiecare bucla de reactie trebuie sa se mentina la 680 ohmi.
Utilizand schema electronica de mai jos, prin intermediul unui singur comutator este posibila alegerea a unuia din patru canale stereo distincte. Comutarea interna este realizata de componente CMOS, pentru a se evita pocniturile ce apar de obicei la comutatoarele mecanice.
Celor doua bistabile tip D din IC2 li s-a atribuit rolul de divizoare binare prin conectarea iesirilor la intrarile D. Iesirea Q a lui FF1 este legata la intrarea de tact a lui FF2, rezultand astfel, un numerator pe patru biti.
Iesirile portilor comanda comutatoarele CMOS din IC3 si IC4.
Utilizand acest circuit electronic poate fi realizat un indicator de nivel maxim pentru puterea furnizata de un modul de amplificare care nu reactioneaza sau reactioneaza cu mare greutate la varfurile de putere de scurta durata. Acest circuit electronic este comandat de etajele de iesire ale unui amplificator de AF.
Cu tranzistorul T1 este realizat un regulator de tensiune. Valorile lui R1 si R2 depind de nivelul tensiunii de alimentare si pot fi inlocuite conform tabelului de mai jos.